WEKO3
アイテム
Column-Parallel Vision Chip Architecture for High-Resolution Line-of-Sight Detection Including Saccade
http://hdl.handle.net/10445/5401
http://hdl.handle.net/10445/54010192f47d-4207-4e22-8def-38633891b6b6
| Item type | 学術雑誌論文 / Journal Article(1) | |||||
|---|---|---|---|---|---|---|
| 公開日 | 2010-12-01 | |||||
| タイトル | ||||||
| タイトル | Column-Parallel Vision Chip Architecture for High-Resolution Line-of-Sight Detection Including Saccade | |||||
| 言語 | ||||||
| 言語 | eng | |||||
| 資源タイプ | ||||||
| 資源タイプ識別子 | http://purl.org/coar/resource_type/c_6501 | |||||
| 資源タイプ | journal article | |||||
| アクセス権 | ||||||
| アクセス権 | metadata only access | |||||
| アクセス権URI | http://purl.org/coar/access_right/c_14cb | |||||
| 著者 |
Akita, J.
× Akita, J.× Takagi, H.× Doumae, K.× Kitagawa, A.× 戸田, 真志× 長崎, 健 |
|||||
| 書誌情報 |
IEICE Transactions on Electronics 巻 E90-C, 号 10, p. 1869-1875, 発行日 2007-07 |
|||||
| ISSN | ||||||
| 収録物識別子タイプ | ISSN | |||||
| 収録物識別子 | 09168516 | |||||
| 査読有無 | ||||||
| 値 | あり/yes | |||||
| 研究業績種別 | ||||||
| 値 | 原著論文/Original Paper | |||||
| 単著共著 | ||||||
| 値 | 共著/joint | |||||
| 出版者 | ||||||
| 出版者 | IEICE | |||||